新闻中心

EEPW首页 > 网络与存储 > 新品快递 > 赛普拉斯推出采用 65 纳米工艺技术的 SRAM

赛普拉斯推出采用 65 纳米工艺技术的 SRAM

作者:时间:2009-04-29来源:电子产品世界收藏

  - 领域的业界领先公司,日前宣布,该公司在业界率先推出采用 65 线宽的 Quad Data Rate™ (QDR™) 和 Double Data Rate (DDR) 器件样品。新推出的 72-Mbit QDRII、QDRII+、DDRII 和 DDRII+ 存储器采用了合作伙伴制造商 UMC 开发的工艺技术。新型 实现了目前市场上最快的 550 MHz时钟速度,在 36 位 I/O 宽度的 QDRII+ 器件中可实现高达 80 Gbps 的总数据传输速度,而功耗仅为 90 SRAM 的一半。这种新型存储器非常适用于因特网核心与边缘路由器、固定与模块化以太网交换机、3G 基站和安全路由器等网络应用,而且还能提高医疗影像和军用信号处理系统的性能。上述产品可与 90 SRAM 引脚兼容,从而帮助网络客户提高性能、增加端口密度,而且还不必改变原有的板卡布局。

本文引用地址:http://www.amcfsurvey.com/article/93939.htm

  相对于 90 纳米的上一代产品,65 纳米的 QDR 和 DDR SRAM 能将输入输出电容降低 60%。QDRII+ 和 DDRII+ 器件具有片内终结电阻器 (ODT),消除了外部端需接电阻的要求,因而可提高信号的完整性,降低系统成本,节约板上空间。65 纳米产品采用的是锁相环路 (PLL) 而非延迟锁相环 (DLL) 技术,其可使数据有效窗口扩展 35%,以帮助客户缩短开发时间、节约开发成本。

  存储器和影像部门的执行副总裁 Dana Nazarian 指出:“我们不断丰富自身的同步 SRAM 产品系列,以期拓展目标市场,扩大市场份额。赛普拉斯致力于推动 SRAM 市场的长期发展,并不断巩固我们的领先地位。”



关键词: 赛普拉斯 纳米 SRAM

评论


相关推荐

技术专区

关闭