NS推出全新视频系统时钟电路模块参考设计
只要将美国国家半导体的ML571-1982CLK参考设计时钟模块插入Xilinx ML571 开发电路板,便可将电路板提升为一个可全面符合三速(3G/高清晰度/标准清晰度)串行数字接口(SDI)要求的视频系统参考设计。当输入频率为148.5MHz 时,ML571-1982CLK 模块的时钟输出抖动峰峰值低至40ps,这是业界最低的抖动。由于Virtex-5 LXT FPGA芯片的内置串行/解串器有这样的超低抖动时钟驱动,因此系统无需另外加设滤除时钟抖动的电路。
该参考设计模块内置美国国家半导体高集成的LMH1982多速视频系统时钟产生器及LMH1981同步分离器芯片。LMH1982芯片除了可以输出帧首 (TOF)时钟脉冲之外,还可同时产生标准清晰度(SD)和高清晰度(HD)输出时钟各一个,可分别与Xilinx Virtex-5 LXT FPGA 芯片或 LMH1981 同步分离器提供的水平和垂直同步信号保持同步锁定。
LMH1982芯片可支持NTSC/525i、PAL/625i、525p、625p、720p、1080i及1080p等视频定时标准。这款大小只有5mm x 5mm 的芯片只需搭配一颗27MHz 的外置压控晶体振荡器(voltage-controlled crystal oscillator, VCXO),便可令电路板大幅缩小,进一步简化系统设计。一旦丢失参考时钟,LMH1982芯片也可按照配置的缺省值自由运行或按原来方式操作。此外,LMH1982芯片还内置可编程的电荷泵电流控制寄存器,以便灵活控制锁相环带宽,大幅提升操作灵活型,例如,若采用较高的环路带宽,便可缩短锁相环的锁定时间;若采用较低的环路带宽,则可大幅提高输入信号衰减。
价格及供货情况
ML571-1982CLK参考设计时钟模块已开始批量供货,每一模块的售价为 299 美元。购买每一时钟模块的顾客除获赠完整的设计文档之外,还可获得FPGA专利技术的使用权。该项专利技术采用可合成的Verilog 或VHDL源代码及可执行的二进制代码编写,赋予系统设计工程师更大的设计空间,同时缩短产品上市时间。
评论