Xilinx发布新版DSP开发工具 可提升性能38%
——
“新兴市场中没有传统FPGA设计经验的设计团队们正在快速采用DSP优化的FPGA,如低成本Spartan?-3A DSP系列和Virtex?-5 平台 FPGA。”赛灵思公司嵌入式和信号处理解决方案营销总监Tom Feist说,“System Generator for DSP 和 AccelDSP工具使这些设计团队们能够为他们独特的应用基于FPGA进行实施的性能、成本和功耗优点进行快速评估,同时也使得他们可以使用算法和系统级设计人员所熟悉的工具和语言充分利用独特的FPGA器件资源优势,快速开发出最终的产品设计。”
对于无线和国防等典型多速率DSP设计开发人员来说,使用System Generator for DSP 9.2版本,在不对现有设计进行任何修改的情况下,能够提升Fmax性能高达38%。新版工具采用了一种新的映射算法,其中采用了寄存器复制技术,对于多速率设计中典型的大扇出网络采用了基于负载递归划分(recursive partitioning)的布局算法。这些增强的特性提高了易用性、提升了抽象层次,并大大改善了结果质量。对于那些越来越多地选择可编程逻辑作为硬件平台却不太熟悉FPGA的设计人员来说,这些优势正是他们所需要的。
“直到两年前,我们的调查结果还显示最高的MIPS数值始终是开发团队为DSP应用选择芯片时设定的最高标准。” 市场调研公司Forward Concepts总裁Will Strauss说,“但今天,随着芯片复杂度的提高和产品上市时间压力的不断加大,开发工具成为影响芯片选择的关键因素。在满足设计人员需求方面,赛灵思是毫无疑问的领导厂商。”
赛灵思DSP设计环境
XtremeDSP设计环境用于在赛灵思FPGA中实现利用MATLAB 和 Simulink软件开发的DSP设计,主要由System Generator for DSP 工具、AccelDSP 综合工具以及丰富的DSP知识产权(IP)内核组成。与需要不同算法开发和RTL编码步骤的分立式设计流程不同,System Generator for DSP提供了一个综合的建模和验证环境,从在Simulink中完成最初的设计输入直至最终的FPGA设计收敛,整个流程非常平滑,不需要学习或使用传统的RTL设计方法。 AccelDSP综合工具是一个基于MATLAB语言的高级工具,主要用于针对赛灵思FPGA的DSP模块设计,可将浮点至定点转换过程自动化、生成可综合的VHDL或Verilog代码,并为验证过程创建测试基准向量。设计人员可以从MATLAB算法生成定点Cordially,++模型或System Generator模块。
价格和供货情况
System Generator for DSP工具和AccelDSP综合工具单独出售,单价分别为995美元和 4995美元,现在即可供货。欲购买这两种工具,客户目前即可访问赛灵思网站,网址为www.xilinx.com/cn/onlinestore/index.htm。 linux操作系统文章专题:linux操作系统详解(linux不再难懂)
评论