Altera为Quartus II软件提供强劲引擎Spectra-Q
Altera公司(Nasdaq: ALTR)宣布为其业界领先、成熟可靠的Quartus® II软件引入功能超级强劲的Spectra-Q™引擎,以提高下一代可编程器件的设计效能,缩短产品面市时间。Spectra-Q引擎的新功能创纪录地缩短了编译时间,提供通用、快速跟踪设计输入和置入式IP集成特性,延续了Altera Quartus II软件的领先优势,令基于FPGA和SoC的设计快马加鞭。现在,客户可以在更高抽象层面上进行设计并实现,极大地缩短了设计时间,解决了下一代设计面临的挑战。关于Spectra-Q引擎的更多信息,请访问www.altera.com.cn/spectraq网页。
本文引用地址:http://www.amcfsurvey.com/article/274248.htmAltera软件和IP市场资深总监Alex Grbic评论说:“FPGA和SoC是具有数百万个逻辑单元的器件,支持几百个接口协议,还提供新的硬核功能模块,极大地提高了器件的功能,因此,必须要增强软件设计工具的效能,以适应逻辑单元数量的增长。Spectra-Q引擎的软件技术减少了设计迭代次数,大幅度加速了设计过程,同时继续实现了业界最短的编译时间,从而改变了整个行业的游戏规则。”
Spectra-Q引擎提供快速算法,支持渐进式设计修改,不需要进行全设计编译。引擎还具有分层数据库,支持用户在修改设计的其他部分时保留IP模块的布局布线信息不变。这有助于实现稳定的设计,避免了不必要的时序收敛投入,缩短了编译时间。新引擎还包括了一个通用高级设计编译器,其结果质量更好,实现了Quartus II软件与各种不同前端工具的无缝集成。
BluePrint™ 平台设计工具
Spectra-Q引擎的顶层是名为BluePrint的平台设计工具,它是业界第一款支持设计人员探查体系结构、以更高的效率分配接口的平台设计工具。这一工具支持设计人员通过实时滤波器检查来探查并建立合法的IO布局前端,设计迭代次数减少了10倍。工具还含有时钟和内核规划功能,极大减少了时序收敛所需要的设计迭代次数。
快速跟踪通用设计输入
Spectra-Q新引擎还为软件、硬件和DSP等设计人员提供了快速跟踪设计输入功能。通过多个通用设计流程,设计人员可采用自己喜欢的语言或者设计环境,以更出色的效率针对FPGA进行设计。除了支持最新的HDL语言,新引擎还支持Altera为HLS™ (高级综合)提供的A++新编译器,从C或者C++语言中建立IP内核,通过更快速的仿真和IP生成大幅度提高生产能力。
15.0版Quartus-II软件和IP
Altera公司今天还推出了其Quartus II软件15.0版——其性能和生产力在FPGA业界都处于首屈一指的地位。随着最新版的发布,客户可以使用Altera成熟可靠的软件工具,实现业界最短的编译时间。Altera通过最新的基于标准的内核继续扩展其已经优化的IP产品,以实现最大的设计效能。Quartus II软件v15.0为公司的Arria® 10 FPGA和SoC提供新的Hybrid Memory Cube和HDMI 2.0 MegaCores支持。该系列产品还对公司流行的JESD204B内核进行了特性和器件支持方面的升级,支持Arria V到9.255Gbps,支持Cyclone V到5Gbps。产品还提供外部存储器接口(EMIF)和PCI Express的IP调试工具包,帮助设计人员通过额外的接入点快速进行原型开发和认证,实现对IP内核的测试和调试。
价格和供货信息
Spectra-Q引擎通过早期试用计划提供给客户。对参与该计划感兴趣的客户可以联系他们当地的销售代表。客户现在可以在www.altera.com.cn/download上下载Quartus II软件v15.0订购版和免费的网络版。Altera的软件订购程序将软件产品和维护费用合并在一个年度的订购支付中。订户可以获得Quartus II软件、ModelSim®-Altera软件以及IP基本套装的全部许可,它包括了Altera最流行的IP内核。适用于一个节点锁定PC许可的年度软件订购的价格为2,995美元,现在就可通过Altera eStore购买。
c++相关文章:c++教程
评论