新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于ADSP2106X高速并行雷达数字信号处理系统设计

基于ADSP2106X高速并行雷达数字信号处理系统设计

作者:时间:2012-07-02来源:网络收藏

现代处理具有海量运算需求的应用背景,如巡航导弹末制导地形匹配、合成孔径的成像处理、相控阵雷达的时空二维滤波处理等领域。目前,单片DSP难以胜任许多信号的要求。

本文引用地址:http://www.amcfsurvey.com/article/257394.htm

世界上第一颗DSP芯片是美国德州仪器(TI)公司于1982年推出的第一代产品:TMS32010。经过十几年的发展, DSP器件在高速度、可编程、小型化、低功耗等方面有了长足的发展。单片DSP芯片最快每秒可完成16亿次(1600MIPS,每秒1600兆次指令)的运算,生产DSP器件的公司也不断壮大。目前,市场占有率前四名依次为:Texas Instruments、Lucent、Analog Device、Motorola,涉足这一领域的公司还有ATA、Fujitsu、IDT、NEC、Sansung等。

TI公司的DSP档次齐全,应用广泛,但片内RAM较小;Motorola公司的68000系列主要用于通信及仪表;AD公司的系列不仅具有很强的处理能力,而且有大容量的片内RAM,被高速信号处理设计列为首选。

DSP2106X简介

是AD公司的一种高性能32位浮点DSP,它的基本特点有:

·最高工作频率为40MHz,时钟周期25ns。
·数据线有48根,地址线有32根,地址范围4G。
·所有指令都是单周期指令,指令长度均为48bit。
·32-bit IEEE浮点运算单元,内含乘法器、ALU和移位器,支持40bit的扩展精度浮点运算。
·10个DMA通道。
·4M bit双口片内存储器。
·有两个同步串口和六个连接口。
·支持多处理器共享总线。

2 基于的并行

ADSP2106X提供了强大的实现多处理器并行处理的能力,允许某一处理器直接访问其它处理器的内部双口SRAM,并且这种访问一般不影响被访问处理器的工作,片内的分布总线仲裁逻辑可直接管理6片ADSP2106X和一个宿主机组成的并行系统的信息交换。另外ADSP2106X还具有6个4bit的连接口(Link Ports),每个连接口可以两倍于系统工作时钟的速率传送数据,因此每个连接口在一个时钟周期内能够传送一个8bit数据。在多处理器应用中,ADSP2106X通过其6个连接口实现处理器之间点到点的通信。由ADSP2106X构成的典型多处理器并行系统主要有以下三种形式:共享总线的多处理器并行系统;MeshSP(网格)结构多处理器并行系统;集束多处理器并行系统。

2.1 共享总线的多处理器并行系统

ADSP2106X处理器支持最为常用的共享总线多处理器并行系统,把各处理器的相应信号线相互连接,如DATA 47-0,ADDR 31-0等。此时组成多处理器系统的每一片ADSP2106X的片内存储器统一编址,任何一片ADSP2106X都可以访问其它ADSP2106X的片内存储空间。由于片内SRAM为双口存储器,因而这种访问并不中断被访问处理器的正常工作。在不增加辅助电路的条件下,通过外部总线接口(External Port)直接相连的处理器数量最多为6个,如图1所示。

2.2 MeshSP(网格)结构多处理器并行系统

MeshSP是MIT的Lincoln实验室开发的一种大规模并行计算结构。在合适的应用背景下,MeshSP具有很高的效率和灵活性。通过连接口把相邻的ADSP2106X连接在一起,构成了MeshSP结构,如图2所示。具有6个连接口是ADSP2106X的最重要的特征之一,连接口每周期可传送8bit数据,处理器之间传送数据的最大速率为240MB/s。每个连接口都有自己的双缓冲输入和输出寄存器。时钟/回答握手信号控制连接口的传送,传送可编程为发送(输出)或接受(输入)数据。在这种结构中,每片ADSP2106X只与相邻的节点直接通信,避免了总线瓶颈,所以很适合大规模并行系统。若干个ADSP2106X组成一个两维或三维多处理器阵列,阵列中各个处理器通过连接口实现信息交换,数据流输入和输出通过外部总线接口或串行口实现。这种多处理器并行系统特别适合于多维信号处理(如二维FFT算法等)。

合成孔径雷达相关文章:合成孔径雷达原理

上一页 1 2 下一页

评论


相关推荐

技术专区

关闭