ARM系列微处理器简介之:ARM体系结构的命名规则
1.2ARM体系结构的命名规则
ARM体系结构是CPU产品所使用的一种体系结构,ARM公司开发了一套拥有知识产权的RISC体系结构的指令集。每个ARM处理器都有一个特定的指令集架构,而一个特定的指令集架构又可以由多种处理器实现。
本文引用地址:http://www.amcfsurvey.com/article/257098.htm特定的指令集架构随着嵌入式市场的发展而发展。由于所有产品均采用一个通用的软件体系,所以相同的软件可在所有产品中运行(理论上如此)。
ARM产品通常以ARM【x】【y】【z】【T】【D】【M】【I】【E】【J】【F】【-S】形式出现。表1.1显示了ARM体系结构的命名规则中这些后缀的具体含义。
表1.1 ARM体系结构的命名规则
后缀变量 | 含义 |
x | 系列,号如ARM7、ARM9 |
y | 存储管理/保护单元 |
z | Cache |
T | Thumb16位译码器 |
D | JTAG调试器 |
M | 快速乘法器 |
I | 嵌入式跟踪宏单元 |
E | 增强指令(基于TDMI) |
J | Jazelle加速 |
F | 向量浮点单元 |
S | 可综合版本 |
另外,还有一些附加的要点:
①ARM7TDMI之后的所有ARM内核,即使“ARM”标志后没有包含“TDMI”字符,也都默认包含了TDMI的功能特性;
②JTAG是由IEEE1149.1标准测试访问端口和边界扫描结构来描述的,它是ARM用来发送和接收处理器内核与测试仪器之间调试信息的一系列协议;
③嵌入式ICE宏单元是建立在处理器内部用来设置断点和观察点的调试硬件;
④可综合,意味着处理器内核是以源代码形式提供的。这种源代码形式可被编译成一种易于EDA工具使用的形式。
评论