Xilinx宣布隆重推出赛灵思基础目标设计平台
全球可编程逻辑解决方案领导厂商赛灵思公司(Xilinx, Inc. )日前宣布隆重推出赛灵思基础目标设计平台, 致力于加速基于其Virtex®-6 和 Spartan®-6 现场可编程门阵列 (FPGA) 的片上系统 (SoC) 解决方案的开发。这款基础级目标设计平台在完全集成的评估套件中融合了 ISE® 设计套件 11.2版本、扩展的IP系列以及面向Virtex-6或Spartan-6 FPGA的预验证参考设计,可帮助设计团队大幅缩短开发时间,从而集中工程设计资源以提高产品差异化。
本文引用地址:http://www.amcfsurvey.com/article/236184.htm新型 Virtex-6 FPGA 与 Spartan-6 FPGA 评估套件是赛灵思 在2009 年内将推出的一系列套件中的首批产品,旨在利用赛灵思推出的最新一代可编程技术简化 SoC 的评估与开发。该套件开箱即用,为设计人员提供了设计所需的各种要素,不管是 FPGA 新手还是经验丰富的FPGA老用户,都能实现最佳性能、最低功耗、最高带宽和最丰富特性的完美组合。此外,该基础目标设计平台套件具有内置可扩展性和插入式扩展性,为快速部署赛灵思面向连接、嵌入式和数字信号处理 (DSP) 等应用的领域专用平台套件, 奠定了坚实的基础。
赛灵思基础平台
“赛灵思基础平台是一个完整的FPGA 开发环境,反映了传统硬件设计人员的工作方式。该平台使设计人员能立即获得新型 Spartan-6 或 Virtex-6 FPGA 系列、工具、IP 及开发板,而且实现智能集成,大大提高他们的工作效率。”赛灵思全球营销与业务发展高级副总裁 Vin Ratford 先生介绍说,“设计人员可利用通用 IP 和参考设计缩短设计时间,提高工作效率,这种优势显然大大优于传统按需购买的设计方法。通过缩短开发应用基础设施所需的时间,设计人员得以把更多的时间用于下一代系统的创新,为他们的设计带来更多的价值。”
赛灵思基础目标设计平台或基础平台旨在满足逻辑和连接设计人员的需求,其评估套件涵盖了几乎所有系统设计所需的基本构建模块,可满足多种不同市场和应用需求。基础平台中集成了预验证的关键系统功能,通过充分协同使用这些功能,设计人员可将传统设计方法所需的开发时间缩短一半。参考设计可引导设计人员采用最佳实践方法,把定制元素集成到基础设计中,并实施诸如 DDR2 与 DDR3存储器接口、高速串行 I/O 以及片上时钟资源等各种高级特性。而开发板示意图及布局文件则有助于进一步优化他们的设计工作。
新的 ISE 设计套件 11.2不仅同时支持 Virtex-6 与 Spartan-6 FPGA 系列套件,而且能与 Cadence 设计系统公司、Mentor Graphics 公司和Synopsys 公司等推出的最新软件协同使用。ISE 设计套件 11.2 使逻辑、DSP、嵌入式软/硬件设计人员和系统集成商能充分发挥 Virtex-6 和 Spartan-6 FPGA 的新特性与新功能,使优化的设计环境与赛灵思基础目标设计平台,以及未来领域专用平台实现完美匹配。
“开箱即用”设计
Virtex-6 与 Spartan-6 FPGA 评估套件提供完全集成的基础平台,支持多种不同市场的和应用:
· Virtex-6 FPGA ML605 评估套件是一个采用 Virtex-6 LX240T FPGA 开发高级系统设计方案的功能齐全、高度可扩展的环境,主要面向有线通信、无线基础设施、广播及其它高性能应用。它支持的系统级功能包括高速串行收发器、PCIe® Gen2 端点、DDR3 存储器控制、千兆以太网以及 DVI 等。
光耦相关文章:光耦原理
万用表相关文章:万用表怎么用
评论