新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 高速电流输出DAC缓冲器

高速电流输出DAC缓冲器

作者:时间:2012-09-29来源:网络收藏
,并可以利用VREF1和 VREF2两个基准电压之一调整输出偏置电压.

图20. 支持增益和偏置功能的差分到单端转换

方程4定义了输出电流与放大器输出电压在 VREF1= VREF1= 0. 时的关系.为了匹配之外的放大器网络的输入阻抗RT1和RT2, 两个端接电阻必须单独设置,同时要考虑放大器的特性.

(4)

图21比较了放大器在这种配置下的失真以及变压器电路的失真.RT1= 143Ω,RT2=200 Ω,RF=RG= 499Ω,CF= 5pF出于稳定性和高频滤波考虑——且RL= 1kΩ. 在此ADA4817的性能可与变压器在高频下的性能相媲美,在最高70MHz时,其SFDR可维持在优于-70dBc的水平.与变压器相比,两个运算放大器都能维持出色的低频保真.

图21. 、ADA4817和ADA4857的失真 VO= 500 mV p-p

本文讨论了将低失真、低噪声、放大器用作DAC的一些优势,并将其性能与变压器进行了比较.同时比较了采用两种不同架构的三类应用电路,并以实例展示了DAC和AD8129、ADA4857-1/ADA4857-2以及ADA4817-1/ADA4817-2放大器的测量数据.数据显示,放大器在频率低于1MHz时的性能优于变压器,在频率不超过80 MHz时,非常接近变压器.在权衡考虑功耗和失真时,放大器的选择非常重要.


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭