高速大深度新型FIFO存储器IDT72V3680的应用
1 FIFO概述
FIFO芯片是一种具有存储功能的高速逻辑芯片,可在高速数字系统中用作数据缓存。FIFO通常利用双口RAM和读写地址产生模块来实现其功能。FIFO的接口信号包括异步写时钟(wr-clk)和读时钟(rd-clk)、与写时钟同步的写有效(wren)和写数据(wr-data)、与读时钟同步的读有效(rden)和读数据(rd-data)。写地址产生模块一般还根据读地址和写地址来产生FIFO的满标志。读地址产生模块一般根据读地址和写地址的差来产生FIFO的空标志。为了实现正确的读写和避免FIFO的上溢或下溢,通常还应给出与读时钟和写时钟同步的FIFO的空标志(empty)和满标志(full),以禁止读写操作。写地址产生模块通常根据写时钟和写有效信号来产生递增的写地址,而读地址产生模块则根据读时钟和读有效信号来产生递增的读地址。FIFO一般在操作时,首先在写时钟wr clk的上升沿且当wren有效时,将wrdata写入双口RAM中写地址对应的位置中,然后将读地址对应的双口RAM中的数据输出到读数据总线上,这样就可实现先进先出功能。读写操作一般会自动访问存储器中连续的存储单元。从FIFO中读出的数据顺序与写入的顺序相同,而地址的顺序则在内部已经预先定义好,因此,对FIFO芯片的操作不需要额外的地址信息。另外,FIFO芯片还能提供对读/写指针的复位功能。这些结构上的特点使FI-FO的应用大大简化了电路的复杂程度,提高了系统的可靠性和稳定性。由于微电子技术的飞速发展,新一代FIFO芯片的容量越来越大,体积也越来越小,价格越来越便宜,因而将在高性能、低功耗、快速数据处理系统中发挥越来越重要的作用。
IDT72V3680属于IDT公司的高密度supersyncTMⅡ36位系列存储器IDT72V3640~3690中的一种,其存储结构为16,384×36。这一系列CMOS工艺的FIFO(先入先出)芯片具有极大的深度。其基本功能特点如下:
对读/写口都可进行灵活的总线宽度设置,可选择不同的输入/输出数据线宽度(可在36 in 36 out;36 in 18 out;36in 9 out;18 in 36 out;9in 36 out中选择);
重传操作延时很低且固定;
首字的写入到读出的延时很低且固定;
数据密度高达1Mbit;
操作时钟可达166MHz;
可选大/小字节排列格式;
主复位方式可提供FIFO整体清零,部分复位只清掉存储数据,但保留可编程设置项;
几乎空/满标志置位或无效操作可选择同步或异步时间模式;
具有两种时间工作模式,分别为IDT标准模式(采用和标志位)和FWFT首字直传模式(采用标志位);
读写操作采用独立时钟,并可异步操作;
采用TQFP(128引脚)和PBGA(144引脚)两种封装形式,其中PBGA封装形式不仅可用JTAG口提供边界扫描功能,还可选择同步或者异步读写操作(只对PBGA封装);
与5V输入兼容;
具有节电模式;
管脚可与更高密度的芯片IDT72V36100和IDT72V36110兼容。
评论