新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于CPLD的高帧频CMoS相机驱动电路设计

基于CPLD的高帧频CMoS相机驱动电路设计

作者:时间:2009-01-14来源:网络收藏

MT9M413的时序关系如图3所示。10位ROW―ADDR行地址总线输入选择读出的像素行,ROW_STRT_N信号开始从像素行读模拟数据,并数字化地存储在ADC寄存器中,当这一系列工作完成后,器件输出ROW_DONE_N信号。当DATA_READ_EN_N信号有效时,LD_SHFT_N信号低电平有效,从ADC寄存器开始向输出寄存器转移数字数据,DATA_READ_EN_N信号使输出寄存器使能。DATA_READ_EN_N置低保持两个时钟后。开始读取新像素行和转换循环。在新行转换同时允许读取先前转换的数字信号,因此行周期是从ROW_STRT_N信号开始到。ROW_DONE_N信号返回,或在LD_SHFT_N和DATA_READ_EN_N信号有效周期加两个时钟的时间。PG_N(PGl+PG2)信号同时置位整个像素阵列的光探测器进行光积分;TX―N信号同时为整个阵列的每一个像素转移光探测器的电荷到存储器,结束光积分。必须注意的是,在连续模式下,PG―N和rrx―N脉冲必须持续64个SYSTCLK时钟周期;在ROW―STRT_N为低电平时,ROW―ADDR地址总线才有效,且至少持续66个SYSCI.K时钟周期。通过增加光积分阶段的行转移脉冲个数调整曝光时间。对MxN阵列的CMOS器件.Ⅳ个行转移周期即可完成一图像的所有行转移。为了增大积分时间,可以增加行转移的数量,使得行转移脉冲个数大于Ⅳ,当然在第Ⅳ个转移周期之外的信号无效。

图像信号从10个通道同步读m,每个通道的位宽均为10 bit.每个通道所对应的像元编号如表1所示。



关键词: CPLD CMoS 相机

评论


相关推荐

技术专区

关闭