新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于FPGA的无线信道模拟器设计

基于FPGA的无线信道模拟器设计

作者:时间:2012-06-18来源:网络收藏

摘要:为了缩短研发周期,需要在实验室模拟出信道的各种传播特性,设计必不可少。采用基于频率选择性信道Jakes仿真器模型,使用Xilinx公司的VIrtex-2p模拟实现了频率选择性衰落信道,最后将数据通过串口上传到Matlab分析信道的统计特性。
关键词:信道;;Matlab;

0 引言
随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了更加方便地对所设计的系统进行调试和测试,无线是进行无线通信系统硬件测试不可或缺的仪器之一。目前,关于无线信道的模型研究比较多,而基于理论模型的硬件实现并不是很广泛,同时成品十分昂贵,所以利用实现无线信道模拟器变得很有意义,节约了成本,而且也便于实现。是在PLD的基础上发展起来的高性能可编程逻辑器件,使用FPGA进行数字逻辑设计,开发过程的投资较少,研制和开发的时间较短,并且因为引脚的可分配性电路一般比较简单,修改和优化比较方便,并且在实际中易于使用。同时由于FPGA并行运算的特点,在大规模的数字运算中很有优势,延时很小。

1 频率选择性衰落信道模型
多径传播信道的信道脉冲响应模式是模拟一个离散的广义平稳非相关散射模型(WSSUS)。这样的频率选择性衰落信道应该满足两个假设条件:
(1)在时间t(可能是几个码元长度)内,衰落的统计特性是平稳的;
(2)电波到达角和传播时延是统计独立变量。
时变频率选择性衰落信道的确定仿真模型如图1所示。

本文引用地址:http://www.amcfsurvey.com/article/190237.htm

c.JPG


上一页 1 2 3 4 下一页

评论


相关推荐

技术专区

关闭