嵌入式车牌识别系统的硬件电路设计
摘要:基于数字信号处理器(DSP)TMS320VC5416和复杂可编程逻辑器件(CPLD)的嵌入式车牌识别系统的硬件设计,利用视频处理芯片SAA7111作为视频A/D,在CPLD的控制下将采集到的图像数据写入帧存储器中,DSP对图像数据进行实时分析处理。采用“乒乓”存储结构,实现了图像数据的采集和处理的并行运行。识别结果通过串口传到上位机或者保存在E2PROM中,实现了车牌识别系统脱机、联机工作,在实时高速图像处理系统中有广泛的工程技术应用前景。
关键词:图像采集;SAA7111;乒乓存储;车牌识别
汽车牌照的自动识别技术在公共安全、交通管理、军事等领域有着重要的应用价值。一般车牌识别系统多基于摄像机一图像采集卡一计算机,图像理解和处理算法全部以软件方式实现。这种计算机参与大量工作的系统应用场合受到很大限制,室外恶劣复杂环境下应用极为不便。随着图像处理技术的发展,数字信号处理器不断更新及其处理能力不断的提高和大规模集成电路的迅速发展,使嵌入式图像采集处理系统的实现成为可能。为此提出了一种基于通用DSP和CPLD的嵌入式车牌识别系统,实现对车牌的实时识别,可脱机(计算机)工作,也可与PC机相连接,将识别结果传给PC机,PC机只需要完成后期管理而不需要进行大量的实时数据处理。在实时高速图像处理系统中(汽车牌照自动识别技术、流水线产品质量监控等领域)有广泛的工程技术应用前景。
1 系统功能
视频A/D在DSP的控制下将摄像头拍摄到的包含车牌信息的视频图像转换为固定格式的数字信号,在CPLD的控制下存储为512×512的图像到帧存储器组中,DSP对采集到的图像数据进行识别处理,将识别到的车牌号码保存,结果可以保存在E2POM中,适用于脱机运行,或者保存在内部缓存中,然后实时地通过串口将识别结果传到PC机中进行后期管理。其中帧存储器组采用两片SRAM,存储器SRAM1和SRAM2组成乒乓存储结构,用来存储数字图像和供DSP读取数据进行图像处理,两组存储器轮换存储,实现图像数据采集和处理的并行运行。总线的切换控制机制、前端视频数据采集的控制单元在CPLD内完成,系统的功能框图如图1所示。
2 系统硬件设计
2.1 DSP单元
DSP器件是该识别系统的处理核心。对于该车牌识别系统来说,实际是对每一帧图像(可看作是静态图像)进行识别处理,同时所处理的图像占内存容量很大。因此这对DSP的寻址能力以及片内快速RAM的容量有很大的要求,综合考虑需要满足的系统性能要求和成本,采用TI的TMS 320C5416,该芯片具有6.25 ns的指令周期,具有128K×16 b的片内RAM,能够寻址总共8M×16 b的存储空间,具有3个可作为通用I/O口的多通道缓冲串行口,可用于对视频A/D的控制和E2PROM的对写。该芯片完全能够完成所要求的工作,而且具有很高的性价比。
2.2 视频输入接口
本文研究的采集识别系统首先是要对前端摄像机所输出的全电视信号进行A/D转换,得到量化精度为8位的数字图像数据。而全电视信号中除了包含图像信号之外,还包括了行同步信号、行消隐信号、场同步信号、场消隐信号以及槽脉冲信号、前均衡脉冲、后均衡脉冲等,而且还存在不同的图像制式。传统的电视信号的解码采用模拟的方法设计制造复杂、调试困难。Philips公司的SAA7111A将这些非常复杂的视频A/D转换电路以及对不同制式的解码电路集成到了一起,为视频信号的数字化应用提供了极大的方便。
SAA7111内部包含2路模拟处理通道,可以选择视频源并可抗混叠滤波,同时还可以进行模/数变换、自动嵌位、自动增益控制、时钟产生、多制式解码等,另外还可对亮度、对比度和饱和度进行控制。SAA7111芯片中的场同步信号VREF、行同步信号HREF、奇偶场信号ODD、像素时钟信号CREF都由管脚直接引出,从而省去了以往时钟同步电路的设计,其可靠性也大大提高。SAA7111可输出多种格式的数据,本系统采用CCIR601的16位格式(Y:U:V=4:2:2),即输出的16位总线的高8位总线输出亮度信号,低8位总线输出色度信号。SAA7111的功能控制是由I2C总线控制的,本系统使用DSP的McBSP,工作在通用I/O的方式,模拟I2C总线时序,完成对SAA7111的在线控制。
2.3 视频数据控制接口
视频数据控制接口是整个图像采集系统的控制核心,其控制着帧存储器的地址,对采样的控制以及帧存储器的切换以及与SAA7111,DSP之间的接口。主要根据SAA7111输出的同步信号产生帧存器的地址信号和读写、片选等控制信号。系统采集的图像大小为512×512像素。SAA7 111 PAL制式的图像分辨率为720×572,因此采集时要斩头去尾,以避开场消隐信号、行消隐信号和部分有效图像信号,只采集整个有效图像的中间部分。SAA7111输出时钟信号包括CREF,LLC和LLC2,其中CREF可作为像素同步时钟频率13.5 MHz,用来作为地址发生器的时钟;HREF为行同步信号,其高电平表示一行有效像素,为720个CREF周期;VREF为场同步信号,其低电平表示场消隐信号,为26行,高电平为有效图像信号,单场为286行;ODD为奇偶场标志信号,ODD=1为奇数场,ODD=0为偶数场。
图2为一行图像采集和一场(奇场)图像采集时的同步信号时序图。HREF作为无效行和有效行计数器的使能信号,通过在行有效期间对CREF进行计数,在中间512个时钟内使能地址发生器的递增。在VREF信号的上升沿,对HREF进行计数,每场有效图像的前4行,加上每场的26行消隐信号,视为无效图像信号,在无效信号之后的256行,图像信号为有效采集图像信号,视频转换接口控制这256行数据的转换和存储。采集完256行,等待下一个场同步信号的到来,按同样方式对偶场图像进行采集。以上工作都由CPLD来完成。
2.4 帧存储器
车牌识别系统对实时性要求很高,为此本系统的帧存储器采用两级存储器乒乓存储的结构,使前端采集存储数据和后端DSP处理数据同时进行。同时每一级存储器中将奇偶场分开存储,以便在高速运动车辆进行识别的场合只取其中一场进行处理,帧存储器结构如图3所示。
整个帧存储器组的工作过程如下:系统初始化完成后由DSP启动前端采集,此时SAA7111的数据输出(VPO)与SRAM1的数据总线(DB1)连通,地址发生器产生地址总线(AGB)控制SRAM1的地址总线(AB1),将采集到的数据依次保存在SRAM1中;同时DSP数据总线(DDB)与SRAM2的数据总线(DB2)连通,DSP的地址总线(DDB)控制SRAM2的地址总线(AB2),使SRAM2处在DSP的存储器空间中,以省去数据传输,提高系统的实时性。
当一帧图像采集完成后,总线切换逻辑进行总线切换,使总线连接关系转换到如下连接关系:DAB-AB1,DDB-DB1,VPO-DB2,AGB-AB2,完成总线的切换,此时SRAM1处在DSP的存储器空间中,由DSP对SRAM1中的数据进行识别处理,前端采集到的数据在视频数据控制接口的控制下存放到SRAM2中。整个系统在DSP处理完当前帧数据和前端另一帧数据采集完毕后就进行总线切换。
在本系统中,所采用的CCIR601格式的数据的一帧图像容量大小为512×512×2×8b=256K×16b。所以,本系统采用两片CY7C1041(256K× 16 b)作为帧存储器SRAMl和SRAM2,在CPLD的控制下,分别将亮度信号和色度信号放在数据的高8位和低8位,奇偶场数据分别放在存储器的高、低地址段,存储器中的数据存储格式如图4所示。系统的总线控制逻辑和地址发生器都在CPLD中实现。
2.5 串行通信接口及E2PROM存储器
本系统通过对DSP进行扩展异步串口,完成向计算机传送识别结果。TI公司的TL16C550是一种可由软件设定16 B或64 B的FIFO,最高可达1 Mb/s的波特率(波特率可编程),具有可编程串行数据发送格式的异步串行通信芯片,可以很方便地与DSP接口。本设计就是采用异步通信芯片来扩展5416的串口,然后通过MAX232进行电平转换完成与PC机串口的通信。接口电路如图5所示。
E2PROM主要完成对识别车牌号码进行存储,实现系统的脱机运行功能。E2PROM采用Microchip的24FC512,其具有64K×8 b存储空间,即可以存储约8 000个车牌记录,利用I2C接口与主机进行通信,本系统通过将DSP的串口McBSP1设置成通用I/O口模拟I2C总线完成对24FC512的数据读写。
3 结语
本系统针对车牌识别系统的特点采用CPLD与DSP相结合设计实现了高速实时的嵌入式车牌识别硬件系统。所设计的系统采用两帧轮换存储的方式,消除了DSP的等待时间,使采集系统和处理系统可以独立工作;图像存储器直接映射到DSP的内存空间,使DSP可以直接对图像数据进行处理,为实时图像处理节省了时间。该系统采用大规模集成芯片SAA 7111A和CPLD,使系统集成度高,可靠性好,成本低,速度快,接口方便,并且可修改及重复编程,也可用于其他的高速实时图像处理系统。
评论