新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > JTAG仿真接口的电路设计

JTAG仿真接口的电路设计

作者:时间:2012-10-06来源:网络收藏

连接测试组(,Joint Test Action Group)用于连接最小系统板和器,实现器对DSP的访问,的连接需要和器上的一致。不论什么型号的仿真器,其接口都满足IEEE 1149.1的标准。满足IEEE 1149.1标准的14脚JTAG接口如图1所示。

本文引用地址:http://www.amcfsurvey.com/article/148369.htm

1.jpg

图1 14脚仿真口引脚

一般情况下,最小系统板需要引出双排的14脚插针和图2所示的一致,图中引脚间隔为0.1英寸,引脚宽度为0.025英寸,引脚长度为0.235英寸。在大多数情况下,如果开发板和仿真器之间的连接电缆不超过6英寸,可以采用图2接法。需要注意的是其中DSP的EMU0和EMUI引脚都需要上拉电阻,推荐阻值为4.7kΩ或者10kΩ。如果DSP和仿真器之间的连接电缆超过6英寸,必须采用图3接法,在数据传输引脚加上驱动。

图2 小大于6英寸的JTAG连接方法

图3 大于6英寸的JTAG连接方法

双控开关相关文章:双控开关原理


评论


相关推荐

技术专区

关闭