基于AD9640的无线接收机设计
在无线接收机射频前端硬件的实际制作中,中频频率的选择、带通滤波器的中心频率与3dB带宽、外部无源器件的使用等设计考虑,都需要随着不同的系统应用而仔细的规划与调整,以便在适当的成本下达到规定的性能。本文以认知抗干扰为设计目标,主要讨论了接收机链路的核心器件之一—高性能的ADC,叙述它们如何满足对高性能的需求。此外,接收机系统的设计还包括器件的选择和设计,整体排版布线以及调试过程等步骤。
本文引用地址:http://www.amcfsurvey.com/article/105939.htmADC设计
天线接收到的射频信号必须经过A/D数字化,以便后面的数字处理芯片进行数字信号处理[1]。ADC影响接收机体系的功耗、工作频率动态范围、接收带宽和总体成本,其性能更是能够影响接收机结构的设计。理想情况下,在接收机的链路天线后直接进行数据转换,ADC对射频信号直接进行抽样,这样很大程度上绕过了模拟器件。而本文接收机体系结构的一个重要特点是将ADC尽量靠近射频前端,在较高的中频直接进行数字化,因此A/D设计是接收机设计的核心之一。
选定最优采样频率
如果对采样输出信号进行滤波的低通滤波器可以做到矩形系数为1,在无混叠的采样率范围内选定任何一个频率都是可以的(不考虑采样时钟的抖动)。但是实际上,这样的滤波器是做不出来的,即使是矩形系数接近于1的低通滤波器也很难实现。如果后续的低通滤波器在过渡带里面没有频谱的平移转换,那么,即使矩形系数大一些也不会改变原信号的频谱结构,这也就意味着平移频谱之间的间隔应该越大越好。对于无混叠的采样率来说,并不是频率越高间隔越大,频谱间隔最大的无混叠采样率在降低后续低通滤波器的设计难度上是最优的。
本文首先讨论无混叠采样率与平移的频谱间隔的关系,然后结合方案选择一个最优的采样频率。
对图1中虚线所示的频谱块,其左间距表示为:
-fH+(m-1)fs-[fH-(m-1)fs]=2(m-1)fs-2fH (m=1, 2, 3…)
右间距表示为:
fL-(-fL+mfs)=-mfs+2fL
使频谱间隔最大条件是频谱块的左间距等于右间距:
2mfs-2fH=-mfs+2fL
即
评论