新闻中心

EEPW首页 > 嵌入式系统 > 新品快递 > Altera 发布28-nm FPGA技术创新

Altera 发布28-nm FPGA技术创新

作者:时间:2010-02-02来源:电子产品世界收藏

  公司今天宣布了在即将推出的 中采用的创新技术:嵌入式HardCopy®模块、部分重新配置新方法以及嵌入式28-Gbps收发器,这些技术将极大的提高下一代® 的密度和I/O性能,并进一步巩固相对于ASIC和ASSP的竞争优势。

本文引用地址:http://www.amcfsurvey.com/article/105839.htm

  快速增长的宽带应用如高清晰(HD)视频、云计算、网络数据存储和移动视频等对基础设备和最终用户设备开发人员提出了新挑战。他们怎样才能够迅速提高系统带宽,同时满足严格的功耗和成本要求呢?开发了最新的创新技术来解决这些挑战。

  新的嵌入式HardCopy模块是可定制硬核知识产权(IP)模块,利用了Altera独特的HardCopy ASIC功能。它们用于增强标准或者需要大量逻辑的功能,例如接口协议、专用功能和专业定制IP等。嵌入式HardCopy模块帮助用户缩短了设计面市时间,同时降低了成本和功耗。对于Altera,这一创新使公司能够面向不同的市场领域迅速开发各种型号的产品。

  利用部分重新配置功能,设计人员可以重新配置部分,而其他部分仍然正常运行。这对于要求连续运行的系统非常重要,它允许设计人员在不中断服务的情况下更新或者调整功能。部分重新配置功能不但降低了功耗和成本,而且在FPGA中去掉了那些不同时工作的功能,因此还提高了有效的逻辑密度。将这些功能放在外部存储器中,需要时再装入。这样,单片FPGA可以支持多种应用,从而减小了FPGA体积,节省了电路板空间,降低了功耗。

  目前为止,部分重新配置方案是比较耗时的任务,要求设计人员非常熟悉复杂的FPGA体系结构。Altera在其Quartus® II设计软件成熟可靠的渐进式编译设计流程顶层构建了新功能,从而简化了部分重新配置过程的实现。

  延续在嵌入式收发器技术上的领先优势,Altera开发了28-Gbps嵌入式收发器,这将应用在即将推出的28-nm FPGA中。这一高速收发器将帮助用户实现单片400G系统等下一代设计,而不需要采用昂贵的外部元件。

  Altera总裁、主席兼CEO John Daane评论说:“两年前,Altera推出了业界首款40-nm FPGA,并继续实现了业界的多项第一,例如嵌入式11.3-Gbps收发器等。随着向下一工艺节点的迈进,Altera的这些创新技术将引领业界超越摩尔定律,解决带宽挑战,同时满足成本和功耗要求。”



关键词: Altera 28nm FPGA

评论


相关推荐

技术专区

关闭